forward

Складской робот Процессорная плата

Описание:

Проект PMP11328 представляет собой источник питания с высокой удельной мощностью, выходным током 30 А и интерфейсом PMBus, который удовлетворяет требованиям спецификации шины питания ядра ППВМ ZU9EG семейства Ultrascale+ от Xilinx и который предназначен для применения в удалённых радиомодулях (Remote Radio Unit, RRU) базовых станций. Данный источник питания генерирует выходное напряжение 0,85 В для шины питания при токе 25 А и имеет общие габариты печатной платы 55 мм x 40 мм. Наличие интерфейса PMBus упрощает программирование, позволяет производить пользовательское конфигурирование данного источника питания с использованием встроенной энергонезависимой памяти (Non-Volatile Memory, NVM), а также осуществлять адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS) и регулировку напряжения. Данный источник питания также позволяет отслеживать выходное напряжение, выходной ток и температуру внешней горячей точки посредством интерфейса PMBus. Во всём диапазоне изменения нагрузки коэффициент нестабильности выходного напряжения составляет ±3%, а КПД превышает 82%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • POL-преобразователь с входным напряжением 12 В и выходом 0,85 В/ 25 А с габаритами печатной платы 40 мм x 55 мм
  • Высокий КПД (свыше 82%) при выходе 0,85 В/ 25 А и частоте переключения 500 кГц
  • Адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS), регулировка напряжения и отслеживание выходных напряжения/ тока/ температуры посредством интерфейса PMBus и графического интерфейса Fusion от TI
  • Потери мощности 4 Вт при входном напряжении 12 В и выходе 0,85 В/ 12 А
  • Увеличение/ уменьшение выходного напряжения на 12 мВ при скачкообразном изменении тока нагрузки на 8 А со скоростью 10 А/мкс
  • Коэффициент нестабильности выходного напряжения ±3% во всём диапазоне изменения нагрузки (по переменному и постоянному току)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Проект PMP9335 предназначен для применения с ППВМ семейства Zynq от Xilinx, и в нём используются TPS84A20 и TPS84320. В данном проекте также используется внешний таймер с целью установления частоты переключения на значение 300 кГц. Кроме того, в данном проекте осуществляется управляемое секвенсирование шин напряжений питания при включении и выключении устройства.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Предназначен для применения с ППВМ семейства Zynq от Xilinx
  • Компактное и простое в использовании решение на базе модулей понижающих регуляторов напряжения TPS84A20 и TPS84320
  • Управляемое секвенсирование шин напряжений питания при включении и выключении устройства
  • Будучи предназначенным для использования в качестве подключаемого модуля, данный проект подразумевает использование дополнительной сглаживающей ёмкости или внешней печатной платы

Документация:
  • Схемотехника
  • BOM
Описание:
The Intel Core i7 power management design is a complete solution for Intel IMVP-7 SVID. A GUI communication program is available along with several test points on the board to evaluate the static and dynamic performance of the CPU's DC/DC Controller. The design features an IMVP-7 3-Phase CPU supply, a 2 Phase GPU Vcore supply, a 1.05VCCIO supply, and a DDR3L/DDR4 memory rail. To greatly improve power density and thermal performance, TI's 5-mm x 6mm NEXFET Power Block MOSFETs are used.

Возможности:

• Design supports a 9-20V input from Vbatt • Small high-density power solution for Ivy Bridge • 3 Phase CPU supply supports up to 94A • 90% peak (80% full-load) efficiency from 12Vin to 1.05Vout - CPU Supply • Low CPU supply ripple: 25mV • Design has been built and tested. Board available.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный проект позволяет разработчикам уменьшить площадь печатной платы, снизить стоимость и уменьшить уровень энергопотребления благодаря отсутствию необходимости в терминировании напряжения VTT в DDR3. В данном решении показывается, как это возможно реализовать с помощью AM437x. Однако проект подойдёт не во всех случаях, так как у него имеется ряд ограничений по применению. Обязательными требованиями являются минимумы длин проводников, использование максимум двух DDR3-компонентов и применение сбалансированной T-топологии; при нарушении данных условий следует применять терминирование напряжения VTT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Проект DDR3/ DDR3L с оптимизацией на системном уровне на базе процессоров семейства AM437x с интегрированным DDR-контроллером
  • Терминирование напряжения VTT не требуется благодаря оптимизированной трассировке печатной платы
  • Два компонента DDR3-/ DDR3L-памяти ёмкостью 4 Гбит каждый
  • Частота тактового сигнала до 400 МГц (скорость передачи данных DDR-800)
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством пользователя по аппаратной части, реализованный на полностью собранной печатной плате и предназначенный для тестирования и проверок

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Функция упрощённого секвенсирования питания процессоров AM437x семейства Sitara делает гибким процесс разработки системы питания. Данная реализация базового проекта представляет собой оптимизированное с точки зрения количества использованных компонентов решение дискретной системы питания для процессоров AM437x с минимальным количеством дискретных ИС и базовым набором функций. Данное решение представляет собой начальную систему дискретного питания, которую можно расширить за счёт дополнительных функций и возможностей процессоров AM437x.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощённое, оптимизированное с точки зрения количества использованных компонентов решение системы дискретного питания для процессоров AM437x семейства Sitara
  • Процессоры AM437x имеют интегрированный LDO, благодаря наличию которого смягчаются требования к секвенсированию питания процессоров
  • Системы без функции управляемого отключения получат от неё заметные преимущества, так как интегрированный LDO постоянно обеспечивает секвенсирование напряжений питания VDDS и VDDSHVx при включении / выключении
  • Понижающий преобразователь TLV62565 генерирует напряжения питания 3,3 В, а TLV62080 генерирует напряжения питания 1,1 В
  • Два регулятора с малым падением напряжения (LDO) TLV702xx генерируют напряжения питания 1,5 В и 1,8 В
  • Контроллер напряжения TLV803M удерживает процессор в состоянии сброса до тех пор, пока все шины напряжения не перейдут в рабочий режим, а также переводит процессор в данный режим в случае потери входного питания
  • Данный проект был протестирован и включает в себя схему электрическую принципиальную, перечень элементов, руководство по проекту и тестовые данные

Документация:
  • Схемотехника
  • BOM
Описание:

PCI-Express предоставляет собой надёжную высокоскоростную шину с малым количеством выводов и скоростью передачи данных до 5,0 Гбит/с на линию и направление, и в состав системы на кристалле (System on Chip, SoC) 66AK2Gx от TI, представляющую собой комбинацию из ЦСП и процессора с ядром от ARM, включён PCIe-модуль. Данный базовый проект с разъяснениями относительно дизайн печатной платы с PCIe позволит разработчикам оптимизировать дизайн своей печатной платы путём применения методов лучших методов трассировки секции PCIe в составе процессорной SoC 66AK2Gx. Это в свою очередь позволит разработчикам достичь желаемых характеристик сигналов PCIe в первой же реализации печатной платы и таким образом быстро сфокусировать своё внимание на разработки и тестировании приложений на базе процессора K2G. Отладочный модуль общего назначения на базе 66AK2Gx (EVMK2G) используется в качестве базовой платформы для иллюстрации некоторых разъяснений.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Оптимизированная высокоскоростная маршрутизация сигналов
  • 1 разъём PCIe с поверхностным монтажом
  • Пример расположения конденсатора для фильтрации постоянной составляющей
  • Пример рекомендованного расстояния в дифференциальных парах

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте описываются особенности системы с интерфейсом памяти с удвоенной скоростью передачи данных (DDR) и поддержкой кода исправления ошибок (ECC) в высоконадёжных применениях на базе многоядерного ЦСП 66AK2Gx и процессорной системы на кристалле (SoC) с ядром от ARM. Благодаря наличию в данном проекте описаний системных интерфейсов, аппаратного обеспечения печатной платы, программного обеспечения, зависимости производительности и процедур диагностики он позволяет разработчикам в кратчайшие сроки реализовать высоконадёжное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Оптимизированная высокоскоростная маршрутизация сигналов
  • 1 разъём PCIe с поверхностным монтажом
  • Пример расположения конденсатора для фильтрации постоянной составляющей
  • Пример рекомендованного расстояния в дифференциальных парах

Документация:
  • Схемотехника
  • BOM

Сравнение позиций

  • ()