forward

Корпоративные системы

Описание:
The DM990004 : IoT Ethernet Kit powered by AWS IoT uses an Ethernet LAN8740A which features deterministic loop back delay, assuring real-time system performance as well as cable diagnostics which reduce network installation costs.The kit is controlled by a PIC32MZ EF 32-bit micro-controller that offers 2MB Flash and provides plenty of memory space for your application and provides a smooth user experience with a preloaded firmware allowing the communication with AWS IoT. Additionally, the kit makes use of MPLAB®Harmony, FreeRTOS™, WolfMQTT.The security is addressed using WolfSSL features. The wolfSSL embedded SSL library is a lightweight, portable, C-language-based SSL/TLS library targeted at IoT, embedded, and RTOS environments primarily because of its size, speed, and feature set.
The connection to the Cloud is achieved leveraging theAWS IoT service. AWS IoT is a managed cloud platform that lets connected devices easily and securely interact with cloud applications and other devices. AWS IoT can support billions of devices and trillions of messages, and can process and route those messages to AWS endpoints and to other devices reliably and securely. With AWS IoT, your applications can keep track of and communicate with all your devices, all the time, even when they aren’t connected.
Regarding the sensors, hundreds of different sensors can be plugged into the MikroElektronka mikroBUS™ footprint allowing for prototyping a large variety of IoT proof-of-concepts. The sensors will have to be purchased separately at www.mikroe.com
Возможности:

    • Connect your PIC32MZ EF to AWS IoT and start prototyping your IoT solution from sensor to Cloud
    • Use a stable connection benefiting from the Ethernet LAN8740A port
    • Setup an AWS IoT account to work with the IoT Ethernet Kit
    • Reduce your time to market by leveraging the firmware as a base for your IoT solution and add your code to address the targeted use cases.
    • Use the board design as a foundation to your solution
    • Customize the Insight on Things Desktop Application to achieve your prototyping goals
    • Developed as a prototyping kit for industrial Ethernet environments 

    • Easy setup out of the box with your own AWS account
    • JSON-based data payload 

    • MPLAB Harmony: integrated software framework 


Документация:
  • Тестирование
Описание:
The Wi-Fi® G Demo Board is a compact demonstration platform for customers to easily evaluate and configure Microchip’s new MRF24WG0MA Wi-Fi module. The demo board is a fully-functional standalone web server powered by 2 AAA batteries. It comes with a PIC32 pre-programmed with the Microchip TCP/IP stack, connected to an onboard, fully-certified MRF24WG0MA Wi-Fi module.

The Wi-Fi G Demo Board Offers:
  • Schematics
  • Complete applications compliant with Microchip TCP/IP reference source code library
  • Reference application source code
Возможности:

    • Complete IEEE 802.11 b/g Wi-Fi Solution
    • Supports Infrastructure/Ad hoc networks and SoftAP networking
    • Web server allows for configuration of network settings
    • Headers bring out signals for quick prototyping

Документация:
  • Програмное обеспечение
  • Тестирование
Описание:
This reference design offers a working application for a SandForce SF3700 Solid State Drive controller centered around the LM10692 in a very small form factor. This board demonstrate a typical application configuration for a 3.3Vin fed SSD system.

Возможности:

Qualified power solution for SF3700 Reference Designs Very small solution size for M.2 form factor drives Simple implementation Reduced component requirements

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP11312 reference design is a 4-phase PMBus converter for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. TPS53647 drives TI NexFET smart power stages for high power density and efficiency. Optimized layout and improved board stack-up (8-layer, 2oz-copper) achieve higher efficiency and higher power density. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Compact modular layout in 0.95"x2.3" (24.1mmx58.4mm) High efficiency 91.7% at 1V/120A, 300kHz, 12Vin Excellent thermal performance (53C FET temperature at full load with 200LFM air flow) Combined ripple and transient response around +/-1.7% Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11399 is a complete PMBus power system for 3 ASIC/FPGA cores, DDR3 core memory, VTT termination, and auxiliary voltages commonly found on high-performance Ethernet Switches. The hardware is accompanied by a GUI that allows the user to perform real-time configuration and monitoring of the power supplies.

Возможности:

12V / 300W system power solution with nine point-of-load buck converters PMBus communication configures hot-swap, SWIFT buck converters, multiphase PWM controller, and power sequencer/supervisor High-density power conversion utilizing Inductor On Top of IC layouts Voltage margining through PMBus and PWM UCD90240 GPIs allow for event-based power supply control

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP20322 is a 4-switch buck-boost controller utilizing the LM5175 for consumer applications. This design has a minimum operating input voltage of 10V and a maximum input voltage of 14V. The design is capable of sourcing 2A continuous current at 12Vout. Switching frequency is set to 300kHz. PMP20322 is assembled on PMP20107 PCB.
Возможности:

10V to 14V in, output 12V@ 2A Achieving efficiency of 98% at 12Vin Compact size, slim form factor, suitable for USB type C dongle Solution Size: 22mm x 19.5mm 0.1% output ripple without second stage output filter

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a 4-switch buck-boost controller utilizing the LM5176 for industrial applications. The PMP20991 referencedesign has a minimum operating input voltage of 9V and a maximum input voltage of 36V. The design is capable of sourcing 25A continuous current at 12Vout. Switching frequency is set to 250kHz. PMP20991 is assembled on SV601348A PCB.
Возможности:

9V to 36V in, output 12V @ 25A Achieving efficiency of 97% at 15Vin Over current, over voltage and over temperature protection High power density

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP21278 reference design is a 300W power supply utilizing the LM5176 4-switch buck-boost controller for industrial applications. This design can operate from 9V to 50V. The design has a 12V output and capable of sourcing 25A continuous current. Switching frequency is set to 230kHz. PMP21278 is assembled on SV601348A PCB. Three 6.8mF, 65V rated electrolytic capacitors are used to damp the input supply’s wiring inductance for all test data taken on this test report.
Возможности:

9V to 50Vin, output 12V @ 25A Achieving peak efficiency of 97% over current, over voltage and over temperature protection High power density

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The Cyclone III power management design is a complete, non-isolated power solution and provides all 5 required rails for powering the FPGA. The design also includes complete power solutions for DDR Memory VTT and VDDQ rails and USB power. This design is optimized to power the Altera 3C25F324 starter kit.

Возможности:

Design supports 12V input voltage Uses one-chip DDR memory power IC to reduce parts count Provides a complete low-cost discrete solution Higher efficiency than power solution found on 3C25F324 Starter Kit Existing starter kit catch diodes are overloaded Reference design has been built and tested

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP30046 reference design shows a system solution for an enterprise SSD backup power supply. The input voltage of the hotswap controller can be either 5V or 12V. A buck stage converts this input voltage to 3.3V with a maximum load current of 2.5A. The 3.3V are boosted to 28V for charging a backup capacitor. In case of a power fail event another buck stage will supply 5V with a maximum load current of 2.5A to the input rail by using the energy stored in the backup capacitor.
Возможности:

Built and tested Small footprint Works with input voltages of 5V and 12V System solution

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a a control card for LLC converter. It integrates all of the essential functions for controlling a LLC converter including the HV start-up, X-capacitor discharge and the drivers for the power FETs. By employing the advanced burst mode, it can also help the LLC converter to achieve ultra low standby power even with PFC on. Furthermore, PMP40281 is very flexible for user to evaluate and suitable for any power rating of a LLC power board. It is easy to set up bench test with existing power stage by simple connections.
Возможности:

Single chip solution with essential functions for LLC Integrated HV startup and driver Best in class load and line transition response Low standby power consumption X-cap discharge

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4494 is a 5V to 3.3V 1.2A DC-DC converter with a Vout hold-up circuit. The synchronous buck converter LM20242 is used in the design to provide high efficiency for the system voltage. A boost converter TPS61170 boosts an auxiliary rail from 10V up to 20V to provide the backup voltage. A supply voltage supervisor TLV809 monitors the system voltage and switches the supply to the backup voltage once the system voltage falls below the threshold voltage. Along with the boost circuit, the hold-up capacitance is significantly reduced while still meeting the 200mS hold-up time specification.
Возможности:

Main power supply 5V to 3.3V 1.2A output synchronous buck Back-up power supply boost up from 10Vin to 20V hold-up voltage Minimum 200ms hold-up time for 3.3V Bus voltage monitor and switch Size: 73.5mm x 50mm x 10mm

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
A 9V-12.6V input, 12W, 90% efficient step-down converter for Server add-on card ASIC core voltage regulation using the TPS53219 PWM Controller and CSD86339Q3D 3x3 Power Block in 264mm2 of total power supply area.

Возможности:

90% Efficiency 264mm2 total power supply area (including PCB area for routing) 2% voltage regulation tolerance <42mV overshoot/undershoot in response to 5A load transient (12VIN) 29 total components for the power supply (including the ICs) Smooth monotonic start up with built-in output discharge (soft stop)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект управление питанием C667xоптимизирован для организации напряжения питания ядра (CVDD) многоядерного ЦСП с архитектурой Keystoneот TI. В семействе C66xприменена технология SmartReflex, с помощью которой ЦСП управляет напряжением собственного питания для оптимизации уровня энергопотребления при требуемой производительности. В проекте используются двухфазный синхронный понижающий контроллер и силовые MOSFET’ы семейства NEXFETдля достижения максимально возможного КПД при наименьших габаритах со входом 5 В или 12 В.

 

Возможности:

  • Широкий диапазон напряжения питания: от 4,5 до 20 В
  • КПД до 90 % (пиковое значение) при входе 1 В
  • Суммарная ошибка по постоянному напряжению менее 2,5 %, что соответствует требованиям ЦСП
  • Малые пульсации напряжения (менее 10 мВ)
  • Выдаёт до 25 А при габаритах двусторонней платы 45x25 мм
  • Базовый проект был протестирован

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP9703 reference design uses the TPS53915 12A PMBus SWIFT step down converter to provide complete voltage regulation, and system protection of an Enterprise Storage SSD Controller ASIC typically used to control and expand traffic flow in/out of SSDs. The output voltage can be dynamically adjusted in +/- 0.75% steps with a total range of +/-22% of the nominal output voltage (VOUT_ADJUST and VOUT_MARGIN used together) and with programmable step change durations of as little as 4us. The PMBus capability includes adjustment of the typical power supply parameters and monitoring of FAULTs through the STATUS_WORD PMBus command. This PMBus design is ideal for applications that require design flexibility, reduced component count, and Adaptive Voltage Scaling for enhanced performance and optimized power dissipation.

Возможности:

PMBus programming of power supply parameters including output voltage, Power On Delay, Power Good Delay, Soft Start, Switching Frequency and UVLO Integrated 13.8 and 5.9 mΩ MOSFETs With 12-A Continuous Output Current Optimized for ASICs with Adaptive Voltage Scaling (AVS) requirements 335mm2 total power supply area 1.2V output at 12A nominal current 81% efficiency at 12V input, 1.2Vout at 12A

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В данном базовом проекте представлен резервный источник питания, который способен мгновенно предотвратить обрыв питания системы благодаря использованию в нём понижающе-повышающего преобразователя и двух последовательно соединённых суперконденсаторов. Практическая реализация данного источника базируется на полностью интегрированном понижающе-повышающем преобразователе TPS63020, благодаря чему достигается компактность данного решения. Кроме того, данный проект имеет функцию активной балансировки ячеек. Данная конфигурация была протестирована, и к ней прилагаются полный отчёт о результатах тестирования и теоретическое объяснение принципа работы.

Возможности:

  • Бесперебойное автоматическое переключение от основного источника питания к резервному источнику
  • Активная балансировка ячеек
  • Тип и размер резервного конденсатора возможно изменять в зависимости от требований к резервному источнику
  • Выходная мощность до 15 Вт
  • Небольшое и высокоэффективное решение на базе одного преобразователя
  • Поддержка импульсных нагрузок, подключённых к слабому источнику питания

Документация:
  • Схемотехника
  • BOM
Описание:
For applications where there are bit errors and resulting sample errors (also called sparkle codes, word errors, or code errors), the ability to measure the Error rates caused by these bit errors is important. This FPGA firmware based application note proposes a method to accurately measure these errors over an indefinite time and provides an example of how this measurement can be done using a simple FPGA platform. Code is available on request for the two examples described in the application note.

Возможности:

Understand how Error Rates are specified and what these specifications mean Outline new approach to measuring the sample errors over an indefinite time period to measure the true error rate of an ADC Provide customers the ability to make bit error measurements on their bench under different conditions Firmware is available for low cost FPGA platfrom TI along with simple GUI to monitor the error rates over time

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Примечание: TIDA-00091 реализован с использованием аппаратных средств типового решения PMP6659. Этот модуль был создан для применения в разработке конечных устройств для IP камер систем безопасности.

Дизайн был оптимизирован для широкого диапазона входных напряжений, обеспечивая постоянную выходную мощность 15 Вт (12 В, 1,25 А) для питания устройств по Ethernet. Входное напряжение – 10,8..57 В постоянного тока или 18..32 В переменного тока, что гарантирует совместимость модуля с источниками питания 12 или 24 В постоянного тока или 24 В переменного тока.

 

Возможности:

  • Диапазон входного напряжения 10,8..57 В постоянного тока или 18..32 В переменного тока;
  • Выходное напряжение 12 В при 1,25 А;
  • Изолированные обратноходовой преобразователь с синхронным выпрямителем для высокой эффективности;
  • Использует интерфейс PoE высокой мощности TPS23756 и DC/DC контроллер;
  • Аппаратная поддержка 4 класса мощности стандарта IEEE 802.3at.

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00253 reference design is functionally an 1:4 SDI Distribution Amplifier with a USB interface to allow connection to a host computer and a graphical user interface (GUI) program which allows the configuration of the devices on the board to be changed as desired, and allows for SDI video eye diagram monitoring. The multiplexing and eye measurements can be done without using a video analyzer or high bandwidth scope which is not practical to use in a regular video production environment.

Возможности:

Single input, four output Distribution Amplifier. Low power consumption, with automatic power down when no input signal is provided Ability to estimate input cable length Adjustable output signal amplitude and DC offset Selectable board trace length between equalizer and reclocker Ability to measure internal eye diagram with or without media/interconnects

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This solution stores and delivers "last gasp" energy for systems, such as SSDs, that require functionality for a short time after power loss in order to shut down in a controlled fashion. By storing holdup energy at higher than bus voltage the amount of capacitance can be reduced by up to 80%, significantly reducing solution size and cost while improving reliability. Typically a complex electronics circuit is needed to boost the input voltage, mux it with the buck input during power failure, and bucking it down to 3.3V or 5V for the load. This reference designuses TI’s TPS25942 on the input side to control inrush, protect against over voltage, under voltage, short circuits, and prevent stored energy from flowing back to a shorted input bus. The boost converter charges the capacitor bank to 12V if input supply is 5V, or 18V if input supply is 12V. When the TPS25942 detects and declares a fault the FLTb signal is used to drive a P-MOSFET that connects the storage capacitors to the buck input.

Возможности:

"Last Gasp" Holdup Energy for controlled turn off. Reduces solution size and cost while increasing reliability Provides multiple levels of protection to load and bus. External controller not required. Prevents holdup energy from flowing back onto a shorted bus.

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-00324 is a power reference design that highlights the multiphase controller TPS53631 and the Smart Power Stage CSD95372BQ5M in a 12V Vin, 1.2V Vout at 120A application. This reference design can be used to help a user develop a Power Solution for CPU Vcore power or DDR4 power solution to enable faster development and quicker time to market.

Возможности:

Reference Design for a 12Vin, 1.2Vout, 120A Iout application using a 3-phase controller and Power Stage Complete BOM, schematic, and test data available for the reference design Design can be leveraged for CPU Vcore, DDR Memory Power, or applications needing a multiphase controller plus Power Stage TPS53631 is Intel® VR12.x Platform Serial VID (SVID) Compliant and can operate 1-, 2-, or 3-Phase configuration employing advanced control architecture D-CAP+ with advanced PMBus communication interface for device configurations and system telemetries CSD95372BQ5M smart power stage is a highly optimized design for use in a high-power, high-density applications which integrates the driver IC and power MOSFETs to complete the power stage switching function with accurate current sensing and temperature sensing functionality to simplify system design and improve accuracy

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Это решение использует чипсет TIDLP2010 (.2 WVGA) DMD, разработанный для сверхмобильных дисплеев с ультранизким энергопотреблением, а также для встраивания в системы (например, смартфоны, планшеты и т. д.) или как дополнительный самостоятельный модуль. Чипсет, используемый в разработке, включает DLP2010 (.2 WVGA) DMD, контроллер дисплея DPC3435 и PMIC/LED драйвер DLPA2005.

Возможности:

  • Типовое решение для чипсета DLP2010, содержащего DLP2010 DMD, контроллер DLPC3435 и полностью интегрированный PMIC/LED драйвер DLPA2005;
  • Типовое решение реализовано на EVM и включает в себя готовую оптическую систему с программируемым LED драйвером (0-650 мА) для светодиодов RGB;
  • Содержит стандартный вход HDMI для подключения любых дисплеев;
  • Быстрое начало работы с простым, но мощным графическим пользовательским интерфейсом на основе USB;
  • Решение испытано и внедрено на EVM, доступно для приобретения и включает встроенное ПО, графический интерфейс и руководство по началу работы.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данное решение демонстрирует возможности применение DMD микросхемы DLP3010 (.3 720p) от TI в портативных HD проекторах с низким энергопотреблением, которые могут использоваться в носимых дисплеях, вывесках, в промышленных и медицинских дисплеях. Набор микросхем, используемый в данном решении, включает в себя DMD микросхему DLP3010 (0,3 720p), контроллер дисплея DPC3438 и PMIC/LED драйвер DLPA2005.

 

Возможности:

  • Данное типовое решение включает в себя DMD микросхему DLP3010 (0,3 720p), контроллер дисплея DPC3438 и PMIC/LED драйвер DLPA2005
  • В отладочный модуль входит готовая к производству оптическая система с программируемым драйвером (0А-2.4А) для RGB светодиодов
  • Для подключения внешних источников сигнала предусмотрен стандартный HDMI разъем
  • Быстрый старт тестирования функций набора микросхем с простым, но мощным графическим интерфейсом пользователя (подключение к проектору через USB разъем)
  • Типовое решение включает в себя встроенное программное обеспечение, графический интерфейс пользователя и руководство для начала работы.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This verified reference design is a signal conditioning solution for front-port QSFP+ supporting two 40GbE ports compatible with 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension between the Switch ASIC and the front-port QSFP+ which is often required for the outermost ports of a Top-of-Rack (ToR) switch or for add-in mezzanine implementations of QSFP+ line cards.

Возможности:

Front-port stacked QSFP+ implementation with signal conditioning to support 40GbE/10GbE optical and passive copper Extends reach between Switch and front-port by up to 3x beyond nPPI/SFF-8431 host channel loss limit Low-power/low-cost solution for front-port signal conditioning Applicable to Top-of-Rack (ToR) switch and line card systems Single power supply, no firmware required, no heatsink required, no reference clock required Lab-tested HW example including 40GbE/10GbE-specific test data

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This verified reference design is a PCIe Gen-3 high-speed front-end card design to extend the PCB trace distance of a PCIe sub-system. The board is designed to fit in a x16 lane width PCIe Gen-3 slot between a motherboard and PCIe Gen3 add-in card. This reference design provides users with a useful guideline to incorporate the DS80PCI810 repeater into PCIe Root Complex ASIC and the Add-in Card designs of their own.

Возможности:

PCIe Gen-3 Riser Card compatible to a 16-lane PCIe Gen3 slot from Motherboard Extends PCB trace length of a PCIe Gen-3 sub-system Improves signal Integrity and system robustness Seamlessly compatible with link training between host from Motherboard and End-point card Proven design with compliance test report

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Модуль подсистемы генерации тактовых импульсов для синхронизации при разделении потоков сигналов в видео- и аудиосистемах.

 

Возможности:

  • Синхронизация при разделении входящего видеосигнала;
  • Точная генерация тактовых импульсов при синхронизации входящего видеосигнала;
  • Несколько фазовых подстроек частоты: для видеосигнала – 27 Мгц, 148,5 МГц, 148,35 МГц, для аудиосигнала – 24,576 МГц;
  • Распределенное тактирование с выходными драйверами;
  • Автономная подсистема генерации сигналов;
  • Проверенная работоспособность модуля, файлов и графического интерфейса.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design extends the link distance and loss budget of high speed SAS-3 data paths, using configurable equalization, de-emphasis, and output voltage. It supports SAS and SATA interfaces from 1.5 Gbps to 12 Gbps using a miniSAS-HD interface.

Возможности:

4x Lane SAS-3 design compatible to an external miniSAS-HD connector. Easily integrates to existing SAS environments with no additional software. Facilitates the use of common FR4 and other low-cost interconnect materials. Improve Signal Integrity and system rubustness Compatible with link training between host and storage system components. Compatible with OOB signaling in SAS/SATA systems

Документация:
  • Схемотехника
  • BOM
Описание:
This verified reference design is a signal conditioning solution for front-port QSFP28 supporting two 100GbE ports compatible with 100G-CR4/SR4/LR4, 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension between the Switch ASIC and the front-port QSFP28 which is often required for the outermost ports of a Top-of-Rack (ToR) switch or for add-in mezzanine implementations of QSFP28 line cards. This reference design offers the flexibility for users to upgrade from a DS280BR810 Repeater to the pin-compatible DS250DF810 Retimer.

Возможности:

Front-port stacked QSFP28 implementation with signal conditioning to support 100GbE/40GbE/10GbE optical and passive copper Extends reach between Switch and front-port by up to 3x beyond CAUI-4 host channel loss limit Low-power/low-cost solution for front-port signal conditioning Applicable to Top-of-Rack (ToR) switch and line card systems Single power supply, no firmware required, no heatsink required, no reference clock required Lab-tested HW example including 100GbE/40GbE/10GbE-specific test data

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
This verified reference design is a 12G SDI and Video over IP repeater with reclocking function compatible with SMPTE (ST-2082, ST-2081, ST-424, ST-292, and ST-259) and 10 GbE electrical requirements. This design is applicable to either coax or optical cable applications.
Возможности:

Equalizer, Reclocker and cable driver supporting SDI and 10 GbE (Video over IP) signals for coax and optical cables Extends reach for SDI and 10 GbE (Video over IP) equipment Applicable to SDI Modular and 10 GbE line cards for SMPTE 2022 applications Onboard USB-to-I2C for Easy Device Programming Single power supply, no firmware required, no heatsink required, no reference clock required

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект TIDA-00531 имеет функцию динамического масштабирования напряжения (DVS) в качестве решения управления питанием для обеспечения ядра ЦП/ ЦСП напряжениями питания.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Программируемое выходное напряжение с диапазоном от 1,2 В до 1,6 В с 90 промежуточными значениями
  • Выходное напряжение программируется по стандартному интерфейсу I2C
  • Функция включения и отключения выходного напряжения
  • Высокий коэффициент подавления пульсаций напряжения питания
  • Выходной ток до 800 мА
  • Схема данного проекта была протестирована и включает в себя подробное руководство проекта, данные о результатах тестирования и файлы проекта

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00539 содержит два контроллера TPS2378 PD для питания по витой паре нестандартных PoE устройств мощностью до 51 Вт. Используемый контроллер UCC2897A обладает высокой эффективностью и предоставляет отличные переходные характеристики обратноходового преобразователя: 19 В при 2,3 А.

 

Возможности:

  • Высокая эффективность преобразователя (93%) при передаче энергии по витой паре;
  • Доступна готовая плата и тестовые отчеты.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В TIDA-00574 реализовано малогабаритное и малошумящее решение источника питания с высокой плотностью тока. В нём присутствует поддержка внутреннего секвенсирования, а также для него характерна высокая точность выходного напряжения.

 

Возможности:

  • Малогабаритное решение
  • Высокий КПД на нагрузке
  • Внутреннее секвенсирование питания
  • Мультиканальная конфигурация
  • Малошумящий LDO с высоким коэффициентом подавления пульсаций напряжения питания (PSSR)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00596 shows small solution size and high curren density power rails. Supports Internal Sequencing and high output voltage accuracy.

Возможности:

Small Solution Size High Efficiency across load Internal Power Sequencing Multi Channel Configurability

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00617 – Высокоэффективный управляемый обратноходовой преобразователь 5 В при 5 А. Решение основано на POE PD контроллере TPS23751.

 

Возможности:

  • Совместимость с IEEE802.3.at;
  • Высокая эффективность 93% (только преобразователь);
  • Включает отчеты тестов.

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00719 shows small highly integrated power reference solution size for SSD. This reference design supports internal sequencing and high output voltage accuracy.

Возможности:

Great transient response High efficiency Small form factor solution Cost efficient solution with only a few external passive components Multiple output voltage rails

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design, featuring the DLP Pico™ 0.45-inch WXGA display chipset enables use of HD resolution for projection display applications such as accessory projectors, smart projectors, mobile Smart TV, built in projectors like projection functionality inside notebooks, laptops and hot spots. The chipset used in the design comprises of DLP4501 (.45 WXGA) DMD and DLPC6401 display controller. The external LED Driver reference design can be accessed under following link: PMP4356

Возможности:

Reference design for the DLP4501 HD chipset which includes the DLP4501 DMD and DLPC6401 controller Reference design includes detailed schematic, gerbers and BOM to enable a quick and easy integration of DLP projection display into a variety of display applications

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00783.1 reference design is a triple output wide Vin power module design. It provides 3.3V, 1.8V and 1.2V output, at 6W total power. The layout is optimized for space constrained applications.

Возможности:

LMZ36002 wide Vin power module with integrated inductor, 4.5V to 60V input, 2A output LMZ20502 nano module with integrated inductor 4.5V to 40V wide input range Power module design with minimum external components 400 sq. mm compact solution size This circuit board is tested, and the design files and test report are included

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00976 TI Design is a high-speed current-to-voltage circuit. This design is optimized for current-sense applications that require high-speed current measurements in the positive supply rail for voltages from 5 to 30 V. This design will reduce the common-mode voltage from 30 V and produce an output voltage centered at 2.5 V for sampling with an analog-to-digital converter (ADC). The output common mode can be easily changed by using different precision references.
Возможности:

Bandwidth > 15 MHz Convert Current-to-Voltage High-Side Voltage Range from 5 to 30 V Flexible Output Common-Mode Voltage

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design, featuring the DLP Pico™ 0.47-inch TRP Full-HD 1080p display chipset and implemented in the DLP LightCrafter Display 4710 G2 evaluation module (EVM), enables use of full HD resolution for projection display applications such as accessory projectors, screenless displays, interactive displays, wearables (including head mounted displays), signage, industrial and medical displays. The chipset used in the design is comprised of the DLP4710 (.47 1080p) DMD, the DLPC3439 display controller and the DLPA3005 PMIC/LED driver.
Возможности:

Reference design for the DLP Pico™ 0.47-inch TRP Full-HD 1080p display chipset comprising of DLP4710 DMD, DLPC3439 controller and fully integrated DLPA3005 PMIC/LED driver. Reference design implemented and tested on an EVM which includes a production ready optical engine with programmable LED driver ( 1- 16 amp) for RGB LEDs. Reference design includes detailed schematic, gerbers, BOM, user guides, and software to enable quick and easy integration of DLP Full HD projection display into virtually any system.

Документация:
  • Схемотехника
  • BOM
Описание:
The 4K UHD display reference design brings the proven performance of DLP Cinema® technology emerging applications, like digital signage, laser TV, and office or education projectors, that require a cost effective high resolution solution to create large and bright digital displays. With two times more pixels than competitive products, the advanced image processing and high speed switching of DLP micromirror technology enables 8.3 Million pixels to the screen to create sharp and detailed images for any setting. Whether it’s standalone display systems or embedded into an existing design, the complete reference design and development guides can accelerate display innovation.
Возможности:

Incorportates the high-resolution DLP660TE digital micromirror device with 0.66-inch micromirror arrary diagonal Dedicated high-speed DLPC4422 digital controller and DLPA100 power management device in DLP subsystem High speed controller and 2-way actuator projects 8 million pixels for detailed true 3840 x 2160 4K UHD imaging without projection lag Module DLP subsystem allows for custom optical engines for Laser, LEDs, or Lamps and avoids difficult pixel alignment methods High thermal capability to achieve brightness up to 5K lumens

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
TIDA-01367 uses the TPS53679 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering networking application-specific integrated circuits (ASICs). The dual outputs of the controller target a 240-A, 0.8-V core rail with a six-phase design and a 20-A, 0.85-V auxiliary rail. The smart power stages and integrated PMBus™ allow for easy output voltage setting and telemetry of key design parameters. The design enables configuration, smart VID adjustment, and compensation adjustment of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the system.

Возможности:

Dual Rail 6+1 Design - High-Powered Core Rail and Single Phase Auxilliary Rail PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature Peal Efficiencies of 90 and 91% for Core and Aux Rails

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01379 reference design permits to generate fast load transient signals required for the evaluation of converter stability. The board includes three separable load transient generators that are either regulated or non-regulated and are able to support different load configurations. The loads can be referenced to ground or floating.
Возможности:

Fast Transients Floating and GND-Referenced Loads Regulated Isolated

Документация:
  • Схемотехника
  • BOM
Описание:
A 4 phase buck regulator design fully complaint to power the core rail of Intel Arria 10 GX FPGAs, specifically the 10AX115U145IVG variant. Integrated PMBus allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input/output voltage, current, power, and temperature. It uses TI's Fusion Digital Power Designer for programming, monitoring, validation and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/150A Arria 10 GX (10AX115U145IVG) PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/100A

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This projection reference design presents a DLP® technology subsystem that is capable of creating displays up to 120 frames-per-second (fps) at only a single frame delay. The design focuses on the DLP470NE 1080p digital micromirror device (DMD) within the design to create a 1920×1080 display at 120 Hz, which can be integrated into a variety of end equipments such as gaming, home theater, laser TV, and simulation. Many personal electronics and video simulation applications require high-frame-rate, lowlatency solutions to display high-quality, fast-moving data and avoid introducing system delay between the video source and the projected image.
Возможности:

DLP470NE capable of producing 1920×1080 images or Full HD 1080p resolution at 50 Hz, 60 Hz, 100 Hz, and 120 Hz Low-latency design creates only one frame of delay through entire DLPC4422 subsystem High-DMD thermal capability allows systems to achieve brightness up to 4000 lumens PC software GUI available to program DLPC4422 display controller

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This display reference design features the DLP Pico™ 0.3-inch TRP HD 720p display chipset and is implemented in the DLP LightCrafter™ Display 3010-G2 evaluation module (EVM). It enables the use of HD resolution for projection display applications such as mobile smart TV, virtual assistant mobile projector, digital signage and many more. The design includes the DLP3010 chipset comprising of the DLP3010 720p digital micromirror device (DMD), DLPC3433 display controller, and DLPA3000 PMIC/LED driver.
Возможности:

1280x720 resolution Brightness 230 RGB lumens (6 A Blue/Green LED, 4.5 A Red LED) Compact PCB layout supporting 720p (DLP3010) Optical Engine and including HDMI and USB connectivity Used in DLPDLCR3010EVM-G2 layout 19- V input and LED current drive up to 6 A PC software GUI to customize display configuration

Документация:
  • Схемотехника
  • BOM
Описание:
This verified design can accurately measure current on a bus that carries hundreds of volts. This design is targeted for solar and server applications due to their wide high-voltage input range requirements. This design uses the INA260 current shunt monitor with integrated shunt resistor for current measurements, two P82B96 bidirectional buffers to facilitate I2C communication, and the ISOW7842 to allow isolated current measurements. The INA260 is limited by a common-mode voltage of 36 V; using the ISOW7842 allows the designer to float the INA260 side of the design to facilitate higher bus voltages.
Возможности:

Current Measurement on High-Voltage Bus (±1 kV) Power Isolated I2C Compatibility Reinforced Digital I2C Isolation to Microcontroller 1% System Accuracy

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design implements a multi-MHz power stage design based on the LMG1210 half-bridge GaN driver and GaN power High Electron Mobility Transistors (HEMTs). With highly efficient switches and flexible dead-time adjustment, this design can significantly improve power density while achieving good efficiency as well as wide control bandwidth. This power stage design can be widely applied to many space-constrained and fast response required applications such as 5G telecom power, servers, and industrial power supplies.
Возможности:

Compact GaN-Based Power Stage Design With Switching up to 50 MHz Independent PWM inputs for high side and low side, or single PWM input with adjustable dead time Minimum pulse width of 3 ns High slew rate immunity of 300 V/ns Driver UVLO and overtermpertaure protection

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-03026 reference design functionality emulates status indication subsystems in various end equipments. By putting multiple LED drivers in parallel, an array of RGB LEDs can be synchronized to blink, pulse, and breathe -enhancing customer experience. Audio feedback is also integrated to show a combined status indication solution with LEDs and audio. Applications include IP phones, building automation, home automation, white goods, and automotive infotainment and cluster.
Возможности:

Synchronize multiple LED drivers using variable PWM to create unique pulsing, blinking, and breathing effects with TLC59116 TLC59116 I2C control makes adding additional LEDs simple by enabling user-experience customization across multiple platforms Easy-to-use TPA6211A1 audio amplifier simplifies audio design for faster time to market TPS22918 load switch drops LED driver standby current to 0.5 µA, saving power for efficient system design Tested circuit design includes design guide and Altium files

Документация:
  • Схемотехника
  • BOM
Описание:

Данный проект позволяет разработчикам уменьшить площадь печатной платы, снизить стоимость и уменьшить уровень энергопотребления благодаря отсутствию необходимости в терминировании напряжения VTT в DDR3. В данном решении показывается, как это возможно реализовать с помощью AM437x. Однако проект подойдёт не во всех случаях, так как у него имеется ряд ограничений по применению. Обязательными требованиями являются минимумы длин проводников, использование максимум двух DDR3-компонентов и применение сбалансированной T-топологии; при нарушении данных условий следует применять терминирование напряжения VTT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Проект DDR3/ DDR3L с оптимизацией на системном уровне на базе процессоров семейства AM437x с интегрированным DDR-контроллером
  • Терминирование напряжения VTT не требуется благодаря оптимизированной трассировке печатной платы
  • Два компонента DDR3-/ DDR3L-памяти ёмкостью 4 Гбит каждый
  • Частота тактового сигнала до 400 МГц (скорость передачи данных DDR-800)
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством пользователя по аппаратной части, реализованный на полностью собранной печатной плате и предназначенный для тестирования и проверок

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This Acoustic Echo Canceller (AEC) Reference Design enables audio and telephony product developers to get their product to market quickly with a robust high quality user experience. The design offers a wideband AEC algorithm that runs on the TMS320C674x DSP, an ideal real time processor for audio processing, and leverages the TMS320C6748 low cost development kit as a platform for insertion into the audio path of the developers hands free audio equipment. This enables the developer to easily tune the AEC as part of their product solution and to test and evaluate the AEC in a variety of realistic environments.

Возможности:

Wideband Acoustic Echo Cancellation (AEC) Powerful noise reduction (NR) Dereverberation Simple command line interface

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design demonstrates how to interface an MSP430 MCU featuring CapTIvate™ technology with an MSP432 MCU host microcontroller using the CapTIvate Software Library communications module. The design integrates capacitive touch technology with haptics, an MSP432 MCU as host, driving a color QVGA LCD screen.
Возможности:

Ultra-low-power MSP430 microcontroller featuring CapTIvate touch technology and FRAM Mutual capacitance HMI with 17 buttons, 2 sliders, 1 wheel, a proximity/guard channel and haptics MSP432 MCU, a low-power, high-performance 32-bit ARM® Cortex®-M4F host 320 x 240 pixel SPI controlled TFT QVGA display CapTIvate Design Center support

Документация:
  • Даташит
  • Схемотехника
  • BOM

Сравнение позиций

  • ()